컨텐츠 바로가기

05.20 (월)

[속보]SK하이닉스, TSMC와 손잡고 HBM4 개발

댓글 첫 댓글을 작성해보세요
주소복사가 완료되었습니다
헤럴드경제

곽노정 SK하이닉스 대표이사 사장. [SK하이닉스 제공]

<이미지를 클릭하시면 크게 보실 수 있습니다>


[헤럴드경제=김민지 기자] SK하이닉스가 2026년 양산 예정인 6세대 HBM(고대역폭메모리) 개발을 위해 TSMC와 손을 잡는다.

SK하이닉스는 최근 대만 타이페이에서 TSMC와 기술 협력을 위한 양해각서(MOU)를 체결했다고 19일 밝혔다. 차세대 HBM 생산과 어드밴스드 패키징 기술 역량을 강화하기 위해서다.

SK하이닉스는 “AI 메모리 글로벌 리더인 당사는 파운드리 1위 기업 TSMC와 힘을 합쳐 또 한번의 HBM 기술 혁신을 이끌어 내겠다”며 “고객-파운드리-메모리로 이어지는 3자간 기술 협업을 바탕으로 메모리 성능의 한계를 돌파할 것”이라고 강조했다.

양사는 HBM 패키지 내 최하단에 탑재되는 베이스 다이(Base Die)의 성능 개선에 나선다. HBM은 베이스 다이 위에 D램 단품 칩인 코어 다이(Core Die)를 쌓아 올린 뒤 이를 TSV(Through Silicon Via) 기술로 수직 연결해 만들어진다. TSV는 D램 칩에 수천 개의 미세한 구멍을 뚫어 상층과 하층 칩의 구멍을 수직으로 관통하는 전극으로 연결하는 상호연결 기술이다. 베이스 다이는 GPU와 연결돼 HBM을 컨트롤하는 역할을 수행한다.

SK하이닉스는 5세대인 HBM3E까지는 자체 공정으로 베이스 다이를 만들었으나, HBM4부터는 로직(Logic) 선단 공정을 활용할 계획이다. 이 다이를 생산하는 데 초미세 공정을 적용하면 다양한 기능을 추가할 수 있기 때문이다. 회사는 이를 통해 성능과 전력 효율 등 고객들의 폭넓은 요구에 부합하는 맞춤형(Customized) HBM을 생산한다는 계획이다.

이와 함께, 양사는 SK하이닉스의 HBM과 TSMC의 CoWoS® 기술 결합을 최적화하기 위해 협력하고, HBM 관련 고객 요청에 공동 대응하기로 했다. CoWoS(Chip on Wafer on Substrate)는 TSMC가 특허권을 갖고 있는 고유 공정으로, 인터포저(Interposer)라는 특수 기판 위에 로직 칩인 GPU·xPU와 HBM을 올려 연결하는 패키징 방식이다. 수평(2D) 기판 위에서 로직 칩과 수직 적층(3D)된 HBM이 하나로 결합되는 형태라 2.5D 패키징으로도 불린다.

김주선 SK하이닉스 사장(AI Infra담당)은 “TSMC와의 협업을 통해 최고 성능의 HBM4를 개발하는 것은 물론, 글로벌 고객들과의 개방형 협업에도 속도를 낼 것”이라며 “앞으로 고객맞춤형 메모리 플랫폼 경쟁력을 높여 ‘토털(Total) AI 메모리 프로바이더’의 위상을 확고히 하겠다”고 말했다.

케빈 장 TSMC 공동 부최고운영책임자(Deputy Co-COO) 수석부사장은 “TSMC와 SK하이닉스는 수 년간 견고한 파트너십을 유지하며 최선단 로직 칩과 HBM을 결합한 세계 최고의 AI 솔루션을 시장에 공급해 왔다”며 “HBM4에서도 양사는 긴밀하게 협력해 고객의 AI 기반 혁신에 키(Key)가 될 최고의 통합 제품을 제공할 것”이라고 말했다.

jakmeen@heraldcorp.com

Copyright ⓒ 헤럴드경제 All Rights Reserved.
기사가 속한 카테고리는 언론사가 분류합니다.
언론사는 한 기사를 두 개 이상의 카테고리로 분류할 수 있습니다.